Новые компьютерные технологии

 

Floyd

аксакал

товарищи Японцы жгут напалмом:

Цитата из ссылки выше:

code text
  1. Согласно расчётам японцев, их подход позволяет, к примеру, сократить число циклов на операцию деления с 50 до 16. Достигается это также за счёт того, что для каждой операции в память вычислительных ядер будут загружаться специальные таблицы соответствия, где для каждой входной команды (или комбинации команд) будут прописаны готовые «отклики». Иными словами, цепочка типичных вычислений должна быть заменена массивом типичных результатов. Хранить всё это добро в SRAM-памяти действительно накладно, но надо также предусмотреть архитектуру для загрузки таблиц из внешней памяти.


Это типа динамически реконфигуриуемый DSP, да не просто DSP, а многоядерный (наверняка с когерентной памятью) :)
 25.025.0
RU просто спокойный тип #06.01.2014 15:35  @Kuznets#06.01.2014 14:15
+
+1
-
edit
 

просто спокойный тип
Спокойный_Тип

старожил
★☆
ну как бы я вкурсе ;) , в своё время щупал нейроно-подобный матричный процессор (в виде ISA-платы с чипами) и их эмулятор, наследие СССР

своеобразная вещь с точки зрения подхода, больше для обработки потоковых данных подходит - чем собственно мозг и занимается, как таковой ПРОГРАММЫ в фон-неймановском смысле там нет. конечно любые вычисления можно в такой вид преобразить
 26.026.0
RU Kuznets #06.01.2014 23:44  @спокойный тип#06.01.2014 15:35
+
-
edit
 

Kuznets

Клерк-старожил
★☆

п.с.т.> ну как бы я вкурсе ;) , в своё время щупал нейроно-подобный матричный процессор (в виде ISA-платы с чипами) и их эмулятор, наследие СССР

Ну и как тебе нынешняя попытка железной реализации?

п.с.т.> своеобразная вещь с точки зрения подхода, больше для обработки потоковых данных подходит -

Они и заявляют что для потоковых вычислений, аля обработка видео онлайн и тд.
 

Floyd

аксакал

Это все не ново, у нас проектируют подобные DSP. Даже в пресловутый E2K модуль DSP воткнули

NeuroMatrix — Википедия

NeuroMatrix — микропроцессорная архитектура, разработанная в компании НТЦ «Модуль». Выпущены и готовятся к выпуску несколько представителей архитектуры. Наиболее известен первый представитель семейства, микропроцессор Л1879ВМ1 (nm6403). Устройства на базе NeuroMatrix предназначены для цифровой обработки сигналов. Благодаря ряду аппаратных особенностей микропроцессоры этой серии могут быть использованы не только в качестве специализированных процессоров цифровой обработки сигналов, но и для создания нейронных сетей. // Дальше — ru.wikipedia.org
 

Эльбрус-2С+ — Википедия

Эльбрус-2С+ — российский гибридный высокопроизводительный микропроцессор фирмы МЦСТ, содержащий 2 ядра с архитектурой VLIW (развитие Эльбрус 2000) и 4 ядра цифровых сигнальных процессоров (DSP) фирмы Элвис. Число ядер DSP (Elcore-09) 4 64 разряда, GIPS 64 разряда, GFlops 32 разряда, GIPS 32 разряда, GFlops 16 разрядов, GIPS 8 + 0 33 + 16 16 + 12 43 + 48 Пропускная способность канала межпроцессорного обмена, ГБ/с Количество каналов ввода-вывода Пропускная способность канала ввода-вывода, ГБ/с 4 2 2 По мнению разработчиков, основной сферой применения процессора Эльбрус-2С+ будут являться системы цифровой интеллектуальной обработки сигнала — радары, анализаторы изображений и т.п. // Дальше — ru.wikipedia.org
 
 26.026.0
RU Клапауций #07.01.2014 10:06  @спокойный тип#06.01.2014 15:35
+
-
edit
 

Клапауций

координатор
★★☆

п.с.т.> ну как бы я вкурсе ;) , в своё время щупал нейроно-подобный матричный процессор (в виде ISA-платы с чипами) и их эмулятор, наследие СССР

А что за чипы были?
В тот день, когда ты решишь, что ты лишен недостатков , попробуй прогуляться по воде  11.011.0
RU просто спокойный тип #07.01.2014 14:12  @Клапауций#07.01.2014 10:06
+
-
edit
 

просто спокойный тип
Спокойный_Тип

старожил
★☆
п.с.т.>> ну как бы я вкурсе ;) , в своё время щупал нейроно-подобный матричный процессор (в виде ISA-платы с чипами) и их эмулятор, наследие СССР
Клапауций> А что за чипы были?


давно это было (где то 96-97й год примерно, точно до дефолта :-D ) - и так как Жуковку разогнали то уже и пойти спросить некуда, факультета АО тоже нет
на 99% уверен что это были прототипы на TMS320C40 или 1879ВМ1 - совпадает с тем что нам говорили на кафедре - разработка ещё советская а чипы у корейцев заказали, ведущий по теме был одним из разработчиков, использовали курсантов что бы софт для распознавания изображений писать (ну и собственно как отбор кого по умнее, опять же экзамен или зачет автоматом - всегда полезно) - "легенда" была что это потом пойдёт в ОЛС и головки ракет. изображение построчно на вход загонялось и всё такое.

софт в смысле как раз мета-программ под матричный чип, не совсем распознавание - улучшение четкости что бы потом можно было загонять на распознавание
 26.026.0

в начало страницы | новое
 
Поиск
Поддержка
Поддержи форум!
ЯндексЯндекс. ДеньгиХочу такую же кнопку
Настройки
Твиттер сайта
Статистика
Рейтинг@Mail.ru